Implementamos la lógica necesaria en FPGAs, montados en el sistema GEO-SCAU y en el satélite EUTELSAT QUANTUM.

IMAGE COPYRIGHT: Airbus & ESA

El satélite EUTELSAT QUANTUM es un paso revolucionario para los satélites de comunicaciones comerciales, ya que ofrece una gran personalización y flexibilidad. Prestará servicios como la posibilidad sin precedentes de ser reconfigurado en órbita en cuanto a cobertura, frecuencia y potencia, lo que permitirá un reajuste completo de la misión, incluida la posición orbital. El satélite desarrollado por Airbus junto con la ESA incluye una pionera carga útil de antena activa multihaz que resulta una novedad en las comunicaciones comerciales por satélite en Europa.

La Unidad de Acondicionamiento de Señales de Geolocalización (GEO-SCAU, por sus siglas en inglés) se basa en dos complejas FPGA (Matrices de Puertas Lógicas Programables en Campo) para ejecutar la funcionalidad de la Tarjeta de Captura de Interfaz (CIB, por sus siglas en inglés) y la Tarjeta de Adquisición Digital (DAB, por sus siglas en inglés). 

ARQUIMEA se le encargó el diseño y la codificación de dos FPGA RTAX-S de Microsemi resistentas a la radiación y su posterior verificación conforme a la norma espacial ECSS-Q-ST-60-02C. 

COPYRIGHT: ANDRA (Agence Nationale pour la gestion des déchet radioactifs)

La funcionalidad de las FPGA se puede resumir como sigue:

  • La FPGA de la CIB permite a la interfaz MIL-STD-1553 el control del satélite, la configuración y la supervisión de la electrónica de Geolocalización. Además, proporciona la interfaz SSB (puerto en serie espacial) a las FPGA de la DAB (ocho de ellas). En el sistema GEO-SCAU hay dos CIB: nominal y redundante.
  • La FPGA de la DAB se utilizará para la recepción de los comandos enviados por la FPGA de la CIB a través de la interfaz SSB. Controla dos ADC (convertidores analógicos a digital) y dos IFSAM (módulos de habilitación de señales de frecuencia intermedia), así como bloques SRAM. En el sistema GEO-SCAU hay un total de ocho DAB.

FPGA DE LA CIB

FPGA DE LA DAB

RETO

Desarrollo del complejo diseño digital de la FPGA considerando diferentes interfaces en conjunción con diferentes protocolos de comunicación, y gestión de telecomandos y telemetrías. 

 

SOLUCIÓN

ARQUIMEA implantó la lógica requerida en las dos FPGA de vuelo siguiendo un flujo de desarrollo basado en el estándar espacial ECSS-Q-ST-60-02C, incluyendo el diseño, la programación y la verificación.

RESULTADOS

El diseño se completó satisfactoriamente para los dos dispositivos FPGA. Se implantó y validó un prototipo mediante la programación de un dispositivo ProASIC3, mientras que los modelos de vuelo se produjeron y validaron en los dispositivos RTAX-S calificados para el espacio de Microchip. La programación de la FPGA y la validación del hardware fueron realizadas por ARQUIMEA en las instalaciones de Airbus.

Las FPGA se montaron en el sistema GEO-SCAU y el satélite EUTELSAT QUANTUM completó la fase de calificación. El lanzamiento de la nave espacial está previsto para 2020.